词语解释
宏单元是指在无线通信中,由多个小单元组成的一个大单元,它可以提高通信系统的效率。宏单元在无线通信系统中的应用是将多个小单元的信号组合在一起,形成一个大单元,这样可以提高信号的传输效率。 宏单元的应用主要有以下几点: 1、宏单元可以有效地提高信号的传输效率,可以减少信号的误码率,从而提高信号的可靠性。 2、宏单元可以实现无线通信系统的资源利用率,减少信号的抖动,提高信号的传输质量。 3、宏单元可以提高无线通信系统的可靠性,减少信号的丢失,提高信号的传输效率。 4、宏单元可以提高无线通信系统的容量,提高信号的传输距离,提高信号的传输速率。 宏单元的应用在无线通信系统中发挥着重要作用,它可以有效地提高信号的传输效率,提高信号的可靠性,减少信号的抖动,提高信号的传输质量,提高信号的传输距离,提高信号的传输速率,提高无线通信系统的容量,从而提高无线通信系统的效率。 宏单元(或逻辑单元)是PLD/FPGA的最基本单元,不同产品对这种基本单元的叫法不同,如LE,MC,CLB,Slices等,但每个基本单元一般都包括两部分,一部分实现组合逻辑,另一部分实现时序逻辑。各个厂家的定义可能不一样。对ALTERA的芯片,每个基本单元含一个触发器;对Xilinx的部分芯片,每个基本单元单元含两个触发器。一般不用“门”的数量衡量PLD/FPGA的大小,因为各家对门数的算法不一样,象ALTERA和Xilinx对门的计算结果就差了一倍,推荐用触发器的多少来衡量芯片的大小。如10万门的Xilinx的XC2S100有1200个slices,即含2400个触发器;5万门的ALTERA的1K50则含2880个LE,即2880个触发器
宏单元(或逻辑单元)是PLD/FPGA的最基本单元,不同产品对这种基本单元的叫法不同,如LE,MC,CLB,Slices等,但每个基本单元一般都包括两部分,一部分实现组合逻辑,另一部分实现时序逻辑。各个厂家的定义可能不一样。对ALTERA的芯片,每个基本单元含一个触发器;对Xilinx的部分芯片,每个基本单元单元含两个触发器。一般不用“门”的数量衡量PLD/FPGA的大小,因为各家对门数的算法不一样,象ALTERA和Xilinx对门的计算结果就差了一倍,推荐用触发器的多少来衡量芯片的大小。如10万门的Xilinx的XC2S100有1200个slices,即含2400个触发器;5万门的ALTERA的1K50则含2880个LE,即2880个触发器
抱歉,此页面的内容受版权保护,复制需扣除次数,次数不足时需付费购买。
如需下载请点击:点击此处下载
扫码付费即可复制
RHE | 数字编码 | ESF | 逻辑节点 | BROCADE | 全球星系统 | LSTR | MDBS | X2 | 计算机通信技术 | Isight | gtld |